公開課/研討詳細內容

Glass Core【日本專家】先進2.5D/3D異質整合與Chiplet封裝型態

  三建技術課程

  2025/06/23(一),09:30-16:30

  台北+台南+視訊

大綱內容

一、簡介-高密度封裝的必要性-
1.1 封裝佈線尺度和佈線間隙
1.2 先進封裝的演變
1.3 各種高密度封裝優缺點比較
1.4 提高佈線密度和增加封裝尺寸的技術趨勢
1.5 Chiplet 解釋
1.6 設計、元件、製程、封裝的整體最佳化(DTCO/STCO)
二、高密度封裝技術的應用
2.1 2nm技術節點後元件和封裝結構的變化
2.2 需要高密度封裝的邏輯應用及其所需規格
2.3 需要高密度封裝的記憶體應用及其所需規格
2.4 需要高密度封裝的影像感測器應用及其所需規格
三、實現2.5D/3D異質功能整合的封裝形式與基準(chiplet)
3.1 使用Si中介層的2.5D/3D積體技術
3.2 使用Si橋的2.xD/3D積體技術
3.3 採用高密度線路板的2.xD/3D積體技術
3.4 實現光電融合的2.xD/3D積體技術
四、高密度封裝關鍵的混合鍵合技術及其製程問題
4.1 混合鍵合機制
4.2 晶圓級混合鍵合製程及挑戰
4.3 混合鍵合所需的檢驗過程
4.4 晶片級混合鍵合製程及其挑戰
4.5 實現高良率混合鍵合的製程技術
五、TGV與Glass Core基板技術
5.1 Glass Core基板的優勢
5.2 Glass Core基板的製造技術
5.3 玻璃鑽孔技術的發展趨勢
5.4 電路形成技術與製程挑戰

六、高密度封裝所需的材料技術
6.1 控制散熱效率的熱界面材料 (TIM)
6.2 底部填充材料是Fine Pitch Bump的關鍵
6.3 實現高速訊號傳輸和低翹曲的層間絕緣膜和基板材料
6.4 實現低溫混合鍵合的鍍銅技術
6.5 創造創新材料的新方法:材料資訊學
七、先進封裝所需的冷卻技術
7.1 半導體封裝冷卻技術概述
7.2 超級電腦富岳採用的冷卻技術
7.3 直接冷卻矽晶片的片上冷卻技術
7.4 將整個系統浸入冷卻液中的浸沒式冷卻技術
7.5 透過在晶片內部放置冷卻劑來散熱的微流體冷卻技術

講師介紹

■學歷:工學博士/東京工業大學2008
■經歷
(1)NEC日本
(2)EV Group日本
(3)Institute of Microelectronics新加坡
(4)東京大學 系統設計實驗室 先端元件研究部門 特任研究員

課程聯絡人

  • 姓名:張竟研
  • 電話:02-25364647
  • 信箱:sumken@sum-ken.com

優惠規則說明

6615、6300、5985元/團報1、2、3位
■團報3位可參加線上視訊
■多場次視訊方案優惠,敬邀HR來信索取

報名1位報名2位報名3位
原價 (+) 6,6156,3005,985
自費 (=) 6,6156,3005,985
人數

更多相關課題

2025/08/28+29(四)(五),09:30-16:30

常見問題

送出報名資料10分鐘之後,仍未收到通知信。請以報名信箱主動寄信給我們。謝謝

「一般會員」適用於個人身份。「部門會員」適用於企業部門團隊。「HR會員」以企業為主體。

「會員專區>>報名紀錄」請點選「編輯」進行修改。或者點選「取消報名」。

1.三建資訊收款帳號:中國信託銀行(822)城北分行 657-540116548三建資訊有限公司。 2.課程費用僅接受匯款,無提供刷卡服務。

課前2~-3日會統一提供視訊會議室連結,請務必留意您信箱的課前通知信件。